DDR4 információmorzsák

A JEDEC Solid State Technology Association ma néhány friss részletet árult el a készülő friss memóriaszabvánnyal, a DDR4-es technológiával kapcsolatban. Az új szabvány publikálására a jelenlegi tervek szerint a következő év közepén kerül sor, de a technológia alapköveit már letették, sőt, néhány érdekes információt is megosztottak a nagyérdeművel, az új memóriaszabvánnyal kapcsolatban.

DDR4 információmorzsák

A JEDEC Solid State Technology Association ma néhány friss részletet árult el a készülő friss memóriaszabvánnyal, a DDR4-es technológiával kapcsolatban. Az új szabvány publikálására a jelenlegi tervek szerint a következő év közepén kerül sor, de a technológia alapköveit már letették, sőt, néhány érdekes információt is megosztottak a nagyérdeművel, az új memóriaszabvánnyal kapcsolatban.

A DDR4-es memóriaszabvány széles körben lesz használatos a piacon: a szerverektől a noteszgépeken át az asztali számítógépeken keresztül egészen a szórakoztatóelektronikai termékekig, rengeteg féle készülékben kapnak majd helyet a friss memóriachipek. A szabvány számos fontos újítást mutat fel: a rá épülő memóriachipek energiatakarékosan üzemelnek, elődeiknél nagyobb adatátviteli sebességet kínálnak, üzemi feszültségük pedig alacsonyabb, mint DDR3-as társaiké. A DDR4-es memóriachipek eleinte 1,2 voltos üzemi feszültséget alkalmaznak majd, de a későbbiekben megvan a lehetőség a feszültségérték csökkentésére is. Az új szabvány köré épülő memóriachipeknél a tüskénkénti (per-pin) adatátviteli sebesség 1,6 GT/s értéket képvisel és eleinte az elméleti maximális sebesség 3,2 GT/s-os lesz. A DDR3-as memóriachipeknél ezzel szemben az 1,6 GT/s-os adatátviteli sebesség maximális csúcsértéknek tekinthető.

A DDR4-es memória architektúra 8n prefetch típusú lesz, amely memóriabank-csoportokból épül fel – kettő vagy négy választható memóriabank-csoport áll majd rendelkezésre. Ennek a módszernek köszönhetően lehetőség lesz arra, hogy a DDR4-es memóriamoduloknál az egyes egyedi memóriabank-csoportok esetében egy időben külön aktiválási, olvasási, írási, vagy frissítési műveleteket hajtson végre a rendszer, ezáltal növelhető a memória-alrendszer hatékonysága és a memória sávszélesség is optimálisan kihasználható.

Ezzel együtt az adatbusz is átesik némi változtatáson, amelynek keretén belül CRC funkciót kap, így az adatátvitelek esetében lehetőség nyílik a hibafelismerésre, ami főleg írási feladatok alkalmával és olyankor jön jól, ha nem áll rendelkezésre ECC támogatás.

A JEDEC annak érdekében, hogy az új szabványra történő átállás és a friss technológia adoptálása a lehető leghatékonyabban történjen, a friss szabvány publikálása után tart egy DDR4 Technical Workshop-ot, ahol lehull majd a lepel a szabvánnyal kapcsolatos technikai részletekről és a résztvevők választ kapnak kérdéseikre is.

Tesztek

{{ i }}
arrow_backward arrow_forward
{{ content.commentCount }}

{{ content.title }}

{{ content.lead }}
{{ content.rate }} %
{{ content.title }}
{{ totalTranslation }}
{{ orderNumber }}
{{ showMoreLabelTranslation }}
A komment írásához előbb jelentkezz be!
Még nem érkeztek hozzászólások ehhez a cikkhez!
Segíts másoknak, mond el mit gondolsz a cikkről.
{{ showMoreCountLabel }}

Kapcsolódó cikkek

Magazin címlap arrow_forward