A JEDEC (Joint Electron Device Engineering Council) bejelentette, elkészültek az LPDDR memóriaszabvány legfrissebb kiadásával, ami az LPDDR6 nevet viseli és számos területen hoz előrelépést előző generációs társához, az LPDDR5-höz képest. Az LPDDR memóriaszabvány (Low-Power Double Data Rate) köré épülő memórialapkák elsősorban a mobileszközök és a noteszgépek fedélzetén kaphat helyet, illetve minden egyéb olyan helyen is, ahol nagy memória-sávszélességre és energiahatékony működésre van szükség.
Az LPDDR6 mindkét területen komoly előrelépést hoz, ezzel együtt pedig biztonság és megbízhatóság terén is szintet lép, ami mindenképpen jó hír lehet a piaci szereplők és a felhasználók számára. Az új memóriaszabványra szükség is van a fejlődés zökkenőmentes biztosításához, ugyanis mind a mobileszközök, mind pedig az Edge AI területén növekszik az igény a memória-sávszélesség iránt, ezzel együtt pedig a megbízható működés és a biztonság is kifejezetten fontos szempont.
Az LPDDR6 memóriaszabvánnyal hatékonyan lehet reagálni a növekvő igényekre, ugyanis a köré épülő memóriachipek még nagyobb memória-sávszélességet kínálhatnak, valamint új energiatakarékossági üzemmóddal is rendelkeznek. A sebességnövelésért két terület felel: egyrészt növelik az effektív órajelet, ami automatikusan a memória-sávszélesség növekedését eredményezi, másrészt azonban növelik a memória-adatsín szélességét is, amivel további jelentős gyorsulás érhető el.
Az LPDDR6-os memórialapkák esetében lapkánként két alcsatornát használhat a rendszer, ami azt jelenti, hogy két darab 12-bites alcsatorna érhető el egyidejűleg, amelyek 24-bites adatsínt alkotnak. Egy-egy alcsatornán keresztül 4 CA (Command/Address) jel továbbítására van mód, aminek köszönhetően javítható az adathozzáférés sebessége, illetve csökkenthető a lapkán található érintkezőszigetek száma. Arra is van mód, hogy az adatokat rugalmasan érje el a rendszer, azaz menet közben válthasson a 32B és a 64B üzemmód között.
Ezzel egy időben az energiatakarékosabb működésre is nagy figyelmet fordítanak, ebben például a DVFSL (Dynamic Voltage Frequency Scaling for Low Power) technológia is nagy segítséget nyújt, amelynek segítségével optimalizálható a fogyasztás, például az alacsony terhelést és alacsony órajelet igénylő feladatvégzés alkalmával, ekkor ugyanis csökkenthető a tápfeszültség. Az LPDDR6-os memórialapkák VDD2 feszültség terén dupla tápellátást igényelnek, pont az említett energiahatékonysági funkció miatt. A Dynamic Effiiciency mód keretén belül a rendszer kettő helyett akár egy memória-alcsatornát is használhat, ha a terhelés alacsony és nincs szükség nagyobb memória-sávszélességre, ezzel tovább csökkenthető a fogyasztás. Az LPDDR6-os memóriachipek esetében a tervek szerint 10667 és 14400 MT/s között skálázódik majd az effektív adatráta, ami azt eredményezi, hogy az effektív memória-sávszélesség 28,5 GB/s és 38,4 GB/s közé eshet.
A biztonság fokozását segíti a PRAC (Per Row Activation Counting) funkció, amivel biztosítható a memória integritása, míg a Carve-out Meta mód jóvoltából növelhető a rendszer működésének megbízhatósága, ugyanis a kritikus feladatokhoz külön-külön specifikus memória-területeket rendelhet a rendszer. Rendelkezésre áll még lapkán belüli ECC támogatás, illetve programozható linkvédelmi séma is. A memóriachipek az MBIST (Memory Built-In Self-test) öntesztet is végrehajthatnak, ami segít a hibák detektálásában és tovább növeli a rendszer megbízhatóságát.
Az új memóriaszabvány iránt természetesen a memóriagyártók, a chipfejlesztők, illetve a chiptervező szoftverek fejlesztői egyaránt érdeklődnek, valamint a különböző piaci szereplők is készülnek már a bevetésére. A korábbi gyakorlat alapján az új szabvány bejelentése és a köré épülő memóriachipek megjelenése között nagyjából egy esztendő telik el, valószínűleg ebben az esetben is hasonló forgatókönyvvel készülhetünk. A DDR6-os memóriaszabvány közben még készül, de a JEDEC korábbi ígérete alapján azt is bemutatják még idén, így az első DDR6-os memóriamodulok jövőre akár el is rajtolhatnak, ha minden jól megy.